射頻采樣技術的應用
【摘要】 本文基于通訊市場對通訊基站產品通訊質量和網絡覆蓋的要求,介紹了射頻采樣技術在基站系統的應用,通過基帶信號到射頻信號一次變頻技術提高產品的帶寬應用的同時支持了多制式、多頻段的應用,提高了基站發射載波數。隨著通訊業務量的不斷擴充, 射頻采樣將成為后續基站產品的優選方案!娟P鍵詞】 射頻采樣 帶寬 耗的要求,目前此產品已經逐步改進優化進一步推廣于宏基 站場景。另外一種是應用宏基站的射頻采樣芯片,主要解決系統 不斷提高的帶寬要求,此產品目前已經逐步在市場應用推廣。 在超寬帶、模擬數字化、小型化、5G 系統等基站演進中, 射頻采樣技術可能成為一種方向性方案。 ▲ 圖 1 射頻采樣技術在基站發射鏈路中的應用早期的通訊基站中的 RRU產品支持 的是單一的通訊頻段,不同的通訊制式 配置單載波,且載波之間的間隔在通訊 協議中也進行了明確的規定。隨著通訊用戶數的劇增以及數據業 務的支持要求,不同制式的混模多載波 應用成為設計的必要關注點,為了在不 增加基站設備數量的條件下支持更多的 用戶,考慮通過拓寬基站輸出的帶寬以增加每通道輸出的信號的載波數從而實 現用戶支持率的擴充。本文所述射頻采 樣技術支持了 RRU產品射頻部分的寬帶實現,可以支持多制式、多頻段的寬帶應用。
二、射頻采樣技術簡介
射頻采樣技術在基站系統主要應用于發射鏈路和接收鏈路。
下面主要介紹射頻采樣技術在基站系統的發射鏈路的應用,主要完成數字基帶信號到通訊模擬射頻信號的一次變頻功能。
如圖1 所示,對比傳統DAC+IQMOD+DVGA 的鏈路結構, 射頻采樣采用RFDAC+DVGA 的鏈路結構,此應用從鏈路結構、器件數量、系統性能等各方面都有提升。
采樣時鐘的選取對于射頻采樣的應用也很關鍵,首先需要保證采樣鏡頻信號遠離主信號以便降低對信號選擇濾波器的抑制要求,其次需要規避時鐘的多次諧波和射頻信號的混頻信號,以便防止其采樣折疊后進入射頻通道所在奈奈奎斯特區域成為干擾信號,影響射頻輸出雜散指標,對于無法避免的落入的干擾信號需要查看器件指標保證其大小滿足協議關于輸出的雜散要求。
不同公司的射頻采樣產品,時鐘在芯片中的設計差異導致實際的干擾信號的成分和大小存在差異,因此選用芯片時需要針對性的進行設計選取。
目前的發射射頻采樣芯片有單通道和雙通道兩種,單通道的器件支持相同通訊頻段下不同制式的混模應用,也支持不同通訊頻段下不同制式的混模應用,不同的頻段的信號的總帶寬最大為器件支持的信號帶寬;對于雙通道的芯片應用可以實現帶寬擴充功能,即射頻采樣芯片兩個通道的數字部分處理兩組不同的基帶信號,在芯片內部進行合路之后再變頻輸出,這樣的實現方式完成了相同數據速率下,最終輸出的射頻信號帶寬是單通道輸出射頻信號帶寬的兩倍。
射頻采樣技術在接收鏈路的應用較發射鏈路的應用較晚一些。對接收鏈路而言,射頻采樣方案需要的鏈路增益較傳統的方案要求降低,因此鏈路的器件數量減少,架構簡單;鏈路中少了混頻器從而沒有鏡頻干擾、半中頻干擾等雜散, 可以節省鏈路濾波器的設計;特別對于GSM 的800KHz 的阻塞指標對時鐘的相噪高要求較高,目前可以滿足此性能的器件很少。
射頻采樣技術在DPD 接收鏈路的應用可以借鑒接收鏈路的應用經驗,差異在于DPD 鏈路對對信號帶寬的要求和發射鏈路一樣,因此時鐘選擇、帶寬計算等借鑒發射鏈路的設計標準。
三、射頻采樣芯片在發射鏈路中的應用
本文介紹芯片MAX5870 在基站發射鏈路的應用, MAX5870 是一顆單通道射頻采樣器件,數字接口采用LVDS 接口,需要外部提供采樣時鐘(后續的的產品均考慮將時鐘模塊集成在芯片中,提供參考時鐘即可),最大采樣時鐘6GHz,可以支持主要移動通訊頻段,最大支持帶寬600MHz,芯片的關鍵性能介紹如下所示:
1. 滿量程輸出:-3~0dBm
2.DAC Resolution:14bit
3. 信號帶寬:600MHz
4. 采樣時鐘:6GHz
5.IMD3:75dBc
6. 輸出底噪:-158dBm/Hz
MAX5870 在發射鏈路應用框圖參考圖1 所示,時鐘選擇5GHz,接口速率選擇614.4MHz,基帶輸出的2.1GHz 的LTE 信號和1.8GHz 的GSM 混模信號經過MAX5870 處理后經過DVGA 進行增益放大后再經PA 放大后從天線口發出, 基帶信號和MAX5870 的接口采用LVDS 接口(下一代產品將改為JESD204B 接口),射頻單板在MAX5870 后測試關鍵的鏈路性能如下所示:
1. 輸出功率:-19dBm@1GHz
2. 帶內雜散:-102dBm/100KHz
3. 輸出底噪:-157dBm/Hz
按照上述指標,系統級聯后在48dBm 額定輸出功率下, 雜散輻射滿足指標要求,DPD 訓練下的混模輸出滿足系統參數要求。
下面針對上述發射射頻采樣芯片在發射鏈路的應用進行分析總結。
1、優點:
(1) 使用數字變頻完成I/Q 信號的調制處理,采樣鏡頻信號距離主信號較遠,降低了濾波器對帶外干擾抑制的難度;
(2) 因為節省了模擬調制器,所以不需要進行DAC 和調制器之間的匹配電路的設計,簡化了模擬鏈路;也不需要本振模擬信號參與變頻從而無需處理本振泄露以及本振和中頻的多次混頻雜散,射頻通訊頻段對應的帶內頻譜干凈;
(3) 射頻信號支持較寬的信號帶寬,因此輸出的信號可以支持同頻的混摸輸出,也支持異頻的混模輸出,隨著射頻采樣芯片支持的射頻采樣頻率的不斷提升,能夠支持的異頻頻段的帶寬隨之不斷提升。
2、缺點:
(1) 時鐘設計集成在射頻采樣芯片中,因此時鐘的多次諧波以及其和射頻信號的混頻產物泄露需要進行頻率規劃;對于頻段較高的通訊頻段,當采樣時鐘不夠高時鏡頻信號做為帶外信號泄露較大,濾波器的抑制要求需要根據其是否會落入其他通訊頻段影響共站應用進行選擇性處理;
(2) 目前的可應用芯片的輸出功率偏低,對于單載波應用底噪指標滿足要求,對于多載波多模式的大帶寬應用,底噪指標臨界甚至超標。
(3) 目前芯片的應用還處于研發驗證階段,隨著器件的應用推廣其功能逐步完善,性能逐步提升,成本也將隨著芯片的應用數量增加得到優化。
目前各芯片廠家都著力于研究和推出適用于基站系統的射頻采樣器件,且芯片在功能上進一步集成熱傳感器、增益控制、時鐘外供等輔助功能,為設計者帶來了方便。
四、結論
本文介紹了射頻采樣技術在基站RRU 射頻系統中的應用,主要適用于多模、多制式、多頻段、大帶寬的應用場景。目前基站RRU 產品中射頻采樣技術已經在發射鏈路應用, 且射頻芯片的功能隨著應用的推廣在進一步完善和豐富;適用于接收通路和DPD 處理硬件鏈路的射頻采樣芯片也已經設計使用,芯片的功能和性能也會隨著應用的深入而優化。隨著這三個模塊的射頻技術的成熟應用,工藝水平和集成技術的發展,高集成的射頻采樣收發單芯片將成為可能,那么射頻鏈路的小型化和大帶寬應用將同時解決。
本站論文資源均為來自網絡轉載,免費提供給廣大作者參考,不進行任何贏利,如有版權問題,請聯系管理員刪除! 快速論文發表網(www.6scc.cn)本中心和國內數百家期刊雜志社有良好的合作關系,可以幫客戶代發論文投稿.
投稿郵箱:ksfbw@126.com
客服Q Q:
82702382
聯系電話:15295038833
本站論文資源均為來自網絡轉載,免費提供給廣大作者參考,不進行任何贏利,如有版權問題,請聯系管理員刪除!